您好、欢迎来到现金彩票网!
当前位置:彩之网 > 字并行位并行 >

64位子字并行整数比较器的设计

发布时间:2019-06-27 00:32 来源:未知 编辑:admin

  子字并行指的是对于一个64位的二进制数据来说它可以同时表示1个64位数据或者2个32位数据或者4个16位数据或者8个8位数据。两个64位的数据进行比较需要将这两个数据所对应的1个64位数或...

  子字并行指的是对于一个64位的二进制数据来说它可以同时表示1个64位数据或者2个32位数据或者4个16位数据或者8个8位数据。两个64位的数据进行比较需要将这两个数据所对应的1个64位数或者2个32位数或者4个16位数或者8个8位数分别进行比较,比较结果为64位的数据,用64位数据的最低8位来表示相应的比较结果即64位数比较结果为最低1位、32位数据比较结果为最低2位、16位数据比较结果为最低4位、8位数据比较结果为最低8位,相应的高位全部置零。运算完成时将结果保存到内部的一个SRAM中,SRAM大小为256×64bits,具体要求如下:

  (1)比较操作是以指令的形式来执行的,首先外部给电路发送指令instruction和指令请求信号request,电路收到指令后进行译码以决定进行什么操作,并向SRAM读取操作数,然后进行相应的操作,注意指令要支持以下几种类型:(a)向SRAM写入数据和从SRAM读取数据出来的指令,即load和store指令;(b)支持大于、小于、等于、大于等于、小于等于5种比较指令;(c)比较支持子字并行。另外指令的编码格式可以自己定也可以按照下面给出的格式来写,如图1所示:

  (3)报告中要详细交代所设计的电路结构、模块划分、数据比较所使用的方法,另外报告中必须给出详细的仿真结果包括关键数据的仿真以及临界位置的仿线)报告中要有最后电路的综合结果,原理图展示及相应的分析结果。

  展开我来答可选中1个或多个下面的关键词,搜索相关资料。也可直接点“搜索资料”搜索整个问题。

  直接数字合成(DDS)是一种重要的频率合成技术,具有分辨率高、频率变换快优点,在雷达及通信等领域有着广泛的应用前景。文中介绍了一种高性能DDS芯片AD9850的基本原理和工作特点,阐述了如何利用此芯片设计一种频率在0—50

  kHz内变化、相位正交的信号源,给出了AD9850芯片和MCS51单片机的硬件接口和软件流程。

  随着数字技术的飞速发展,高精度大动态范围数字/模拟(D,A)转换器的出现和广泛应用,用数字控制方法从一个标准参考频率源产生多个频率信号的技术,即直接数字合成(DDS)异军突起。其主要优点有:(1)频率转换快:DDS频率转换时间短,一般在纳秒级;(2)分辨率高:大多数DDS可提供的频率分辨率在1 Hz数量级,许多可达0.001 Hz;(3)频率合成范围宽;(4)相位噪声低,信号纯度高;(5)可控制相位:DDS可方便地控制输出信号的相位,在频率变换时也能保持相位联系;(6)生成的正弦/余弦信号正交特性好等。因此,利用DDS技术特别容易产生频率快速转换、分辨率高、相位可控的信号,这在电子测量、雷达系统、

  图2.7为低频信号发生器组成框图。它主要包括主振器、电压放大器、输出衰减器、功率放大器、阻抗变换器和指示电压表等。

  RC文氏桥式振荡器具有输出波形失真小、振幅稳定、频率调节方便和频率可调范围宽等特点,故被普遍应用于低频信号发生器主振器中。主振器产生与低频信号发生器频率一致的低频正弦信号。

  文氏桥式振荡器每个波段的频率覆盖系数(即最高频率与最低频率之比)为10,因此,要覆盖1Hz~1MHz的频率范围,至少需要五个波段。为了在不分波段的情况下得到很宽的频率覆盖范围,有时采用差频式低频振荡器,图2.8为其组成框图。假设f2=3.4MHz,f1可调范围为3.3997MHz~5.1MHz,则振荡器输出差频信号频率范围为300Hz (3.4MHz-3.3997MHz)~1.7MHz(5.1 MHz-3.4 MHz)。

  差频式振荡器的缺点是对两个振荡器的频率稳定性要求很高,两个振荡器应远离整流管、功率管等发热元件,彼此分开,并良好屏蔽。

  电压放大器兼有缓冲与电压放大的作用。缓冲是为了使后级电路不影响主振器的工作,一般采用射极跟随器或运放组成的电压跟随器。放大是为了使信号发生器的输出电压达到预定技术指标。为了使主振输出调节电位器的阻值变化不影响电压放大倍数,要求电压放大器的输入阻抗较高。为了在调节输出衰减器时,不影响电压放大器,要求电压放大器的输出阻抗低,有一定的带负载能力。为了适应信号发生器宽频带等的要求,电压放大器应具有宽的频带、小的谐波失真和稳定的工作性能。

  输出衰减器用于改变信号发生器的输出电压或功率,分为连续调节和步进调节。连续调节由电位器实现,步进调节由步进衰减器实现。图2.9为常用输出衰减器原理图,图中电位器RP为连续调节器(细调),电阻R1~R8与开关S构成步进衰减器,开关S为步进调节器(粗调)。调节RP或变换开关S的挡

  (4) 功率放大器及阻抗变换器功率放大器用来对衰减器输出的电压信号进行功率放大,使信号发生器达到额定功率输出。为了能实现与不同负载匹配,功率放大器之后与阻抗变换器相接,这样可以得到失真小的波形和最大的功率输出。

  阻抗变换器只有在要求功率输出时才使用,电压输出时只需衰减器。阻抗变换器即匹配输出变压器,输出频率为5Hz~5kHz时使用低频匹配变压器,以减少低频损耗,输出频率为5kHz~1MHz时使用高频匹配变压器。输出阻抗利用波段开关改变输出变压器次级圈数来改变。

  函数信号发生器产生信号的方法有三种:一种是由施密特电路产生方波,然后经变换得到三角波和正弦波形;第二种是先产生正弦波再得到方波和三角波;第三种是先产生三角波再变换为方波和正弦波。在此主要介绍第一种方法,即脉冲式函数信号发生器

  使用仪器之前,应结合面板文字符号及技术说明书对各开关旋钮的功能及使用方法进行耐心细致的分析了解,切忌盲目猜测。信号发生器面板上有关部分通常按其功能分区布置,一般包括:波形选择开关、输出频率调谐部分(包括波段、粗调、微调等)、幅度调节旋钮(包括粗调、细调)、阻抗变换开关、指示电压表及其量程选择、电源开关及电源指示、输出接线是AD公司生产的最高时钟为125 MHz、采用先进的CMOS技术的直接频率合成器,主要由可编程DDS系统、高性能模数变换器(DAC)和高速比较器3部分构成,能实现全数字编程控制的频率合成,并具有时钟产生功能。AD9850的DDS系统包括相位累加器和正弦查找表,其中相位累加器由一个加法器和一个32位相位寄存器组成,相位寄存器的输出与外部相位控制字(5位)相加后作为正弦查找表的地址。正弦查找表实际上是一个相位/幅度转换表,它包含一个正弦波周期的数字幅度信息,每一个地址对应正弦波中0。一360。范围的一个相位点。查找表把输入地址的相位信息映射成正弦波幅度信号,然后驱动10bit的DA变换器,输出2个互补的电流,其幅度可通过外接电阻进行调节。AD9850还包括—个高速比较器,将DA变换器的输出经外部低通滤波器后接到此比较器上即可产生一个抖动很小的方波,这使得AD9850可以方便地用作时钟发生器。AD9850包含40位频率/相位控制字,可通过并行或串行方式送人器件:并行方式指连续输入5次,每次同时输入8位(1个字节);串行方式则是在—个管脚完成40位串行数据流的输入。这40位控制字中有32位用于频率控制,5位用于相位控制,1位用于掉电(powerdown)控制,2位用于选择工作方式。在并行输入方式下,通过8位总线将外部控制字输入到寄存器,在W—CLK(字输入时钟)的上升沿装入第一个字节,并把指针指向下一个输入寄存器,连续5个W—CLK的上升沿读入5个字节数据到输入寄存器后,W—CLK的边沿就不再起作用。然后在rQ—UD(频率更新时钟)上升沿到来时将这40位数据从输入寄存器装入到频率/相位寄存器,这时DDS输出频率和相位更新一次,同时把地址指针复位到第一个输入寄存器以等待下一次的频率/相位控制字输入。

  要产生两路相位正交、频率可由外部控制的正弦信号,必须通过单片机编程来完成外部输入的频率数据(3个字节)与DDS38芯片(AD9850)内部频率相位控制字(5个字节)间的转换。单片机8051与AD9850芯片的接口既可采用并行方式,也可采用串行方式,本设计采用的是8位并行接口方式。由于需要产生VQ两路正弦信号,因此使用了2片AD9850芯片,这两路的频率相同,相位差90。。单片机8051的P1口(P1.0一P1.7脚)用作外部控制字输入,通过中断1和中断0读入外部频率数据,连续读3次,对应频率值的二进制数;单片机的P0口(P0.0一P0.7脚)用作频率/相位控制字输出,通过8位缓冲器74LS244作数据缓冲后加到2片AD9850芯片的8位控制字输入端(DO—D7脚),同时产生相应的DDS时序控制信号(一路复位reset1、二路复位reset2、一路字输入时钟W1、二路字输入时钟W2、一路频率更新时钟FU1、二路频率更新时钟FU2)加到AD9850芯片的对应管脚。AD9850的外部参考时钟信号(dk4Om)频率为40 MHz,由晶体振荡器产生。单片机8051的复位信号(reset)、中断0和中断1控制信号(intO、int1)由外部控制系统给出,从而实现两路相位正交、频率可控的正弦信号。该DDS信号源的硬件接口电路如图1所

  此程序的功能就是要将外部输入的频率数据按照一定协议和算法变换成DDS芯片(AD9850)所能接受的格式,并送出相应的频率相位控制信号,从而使AD9850能产生两路相位正交、频率可控的正弦信号。下面给出程序设计输入、输出、变换算法。

  单片机控制程序将产生下述输出信号加到DDS芯片(AD9850)的对应脚:

  对设计的信号源在不同频率下的输出波形进行了测试,结果完全能达到所要求的性能指标。而且AD9850工作可靠,对参考时钟波形要求不高,输出信号稳定且信噪比高,是一种性价比很高的芯片,正广泛应用于电子测量、跳频通信、雷达系统等领域。

  通过对低频信号发生器的设计,我深刻认识到了“理论联系实际”的这句话的重要性与真实性。而且通过对此课程的设计,我不但知道了以前不知道的理论知识,而且也巩固了以前知道的知识。最重要的是在实践中理解了书本上的知识,明白了学以致用的真谛。也明白老师为什么要求我们做好这个课程设计的原因。他是为了教会我们如何运用所学的知识去解决实际的问题,提高我们的动手能力。在整个设计到电路的焊接以及调试过程中,我个人感觉调试部分是最难的,因为你理论计算的值在实际当中并不一定是最佳参数,我们必须通过观察效果来改变参数的数值以期达到最好。而参数的调试是一个经验的积累过程,没有经验是不可能在短时间内将其完成的,而这个可能也是老师要求我们加以提高的一个重要方面吧

  【1】高卫东.等.AD9850 DDS芯片信号源的研制【J】.实验室研究与探

  【2】石雄.等.DDS芯片AD9850的工作原理及其与单片机的接口【J】.国

http://mmodule.com/zibingxingweibingxing/97.html
锟斤拷锟斤拷锟斤拷QQ微锟斤拷锟斤拷锟斤拷锟斤拷锟斤拷锟斤拷微锟斤拷
关于我们|联系我们|版权声明|网站地图|
Copyright © 2002-2019 现金彩票 版权所有